Tugas Pendahuluan 1 M2 SisDig


Tugas Pendahuluan 1

[KEMBALI KE MENU SEBELUMNYA]


1.Kondisi[kembali]

Percobaan 1 Kondisi 11

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock


2. Rangkaian Simulasi[kembali]

Rangkaian sebelum disimulasikan  :







Rangkaian setelah disimulasikan  :





3. Video Simulasi[kembali]





4. Prinsip Kerja[kembali]

Gambar di atas menunjukkan rangkaian J-K Flip Flop dan D Flip Flop dengan input  B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock

. Flip Flop adalah rangkaian elektronik yang memiliki dua kondisi stabil. 

Pada rangkaian J-K Flip Flop, input R (Reset) terhubung ke B0 yang bernilai 0, input S (Set) terhubung ke B1 yang bernilai 1, input J terhubung ke B2 yang bernilai don't care, input clock terhubung ke B3 yang juga bernilai don't care. Input K terhubung ke B4 dengan nilai 0. Untuk rangkaian J-K Flip Flop, yang pertama kali dilihat adalah clock, apakah aktif low atau aktif high. Jika clock aktif low, maka clock harus bernilai 0 untuk mengaktifkan rangkaian.Tetapi karena disini clock digantikan dengan saklar spdt maka clock tidak berpengaruh seperti clock pada umumnya.

Pada rangkaian D Flip Flop, input D terhubung ke B5 dengan nilai dont care, dan input clock terhubung ke B6 yang bernilai clock. Pada D Flip Flop, clock aktif low, yang berarti clock aktif saat bernilai 0. Tetapi sama saja R dan S pada rangkaian ini bernilai 1 dan 0. Yang dimana akan selalu bernilai dont care dengan input D dan Clock bagaimanapun
 

5. Link Download[kembali]

Rangkaian Proteus klik disini
Video Simulasi klik disini
HTML klik disini
Download Datasheet 7474 (D Flip Flop) [disini]
Download Datasheet 74LS112 (J-K Flip Flop) [disini]
























Komentar

Postingan populer dari blog ini

The Zener Diodes

Modul 1 Prak SIsDIg

Tugas Besar Toilet Otomatis