Tugas Pendahuluan 2 M2 SisDig


Tugas Pendahuluan 2

[KEMBALI KE MENU SEBELUMNYA]


1.Kondisi[kembali]

Percobaan 2 Kondisi 11

Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=don’t care


2. Rangkaian Simulasi[kembali]

Rangkaian sebelum disimulasikan  :









Rangkaian setelah disimulasikan  :







3. Video Simulasi[kembali]







4. Prinsip Kerja[kembali]


Gambar di atas menunjukkan jenis rangkaian T Flip-Flop. T Flip-Flop, atau flip-flop toggle, adalah varian dari J-K Flip-Flop di mana kedua inputnya (J dan K) digabung menjadi satu, sehingga hanya ada satu input. Ciri khas flip-flop ini adalah outputnya akan selalu berubah atau berlawanan dengan kondisi sebelumnya. Input T adalah satu-satunya input pada flip-flop ini, sementara outputnya tetap dua, seperti flip-flop lainnya. Jika output flip-flop bernilai 0, maka setelah sinyal pemicu, output akan berubah menjadi 1, dan sebaliknya jika output bernilai 1, setelah pemicu, output akan berubah menjadi 0. Karena sifat ini, flip-flop ini disebut flip-flop toggle.

Rangkaian flip-flop yang diuji terdiri dari 5 kaki input dan 2 kaki output. Kaki input R terhubung ke B0, S ke B1, J dan K terhubung ke VCC, dan clock terhubung ke B2. Untuk kaki output, Q terhubung ke kaki 5 dan Q' terhubung ke kaki 6. Pada percobaan ini, clock aktif pada kondisi low, yang berarti clock berlogika 0 (active low). Namun, dalam kondisi yang diuji, S dan R dalam kondisi bernilai 0 dan 0 Maka output akan sama atau forbidden. Dan input dari clock berpengaruh apapun ke output.

5. Link Download[kembali]

Rangkaian Proteus klik disini
Video Simulasi klik disini
Download Datasheet 74LS112 (J-K Flip Flop) [disini]
























Komentar

Postingan populer dari blog ini

The Zener Diodes

Modul 1 Prak SIsDIg

Tugas Besar Toilet Otomatis